Filtros : "EESC E ICMC" "Soares Junior, João Navarro" Limpar

Filtros



Limitar por data


  • Unidade: EESC E ICMC

    Assuntos: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, CIRCUITOS INTEGRADOS, HARDWARE

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PREARO, Guilherme. Desenvolvimento e implementação de processador com arquitetura Harvard em tecnologia CMOS de 0,35µm. 2018. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2018. Disponível em: https://bdta.abcd.usp.br/directbitstream/d7228408-d06f-4212-b642-7dbca934a64e/Prearo_Guilherme_tcc.pdf. Acesso em: 18 maio 2024.
    • APA

      Prearo, G. (2018). Desenvolvimento e implementação de processador com arquitetura Harvard em tecnologia CMOS de 0,35µm (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/d7228408-d06f-4212-b642-7dbca934a64e/Prearo_Guilherme_tcc.pdf
    • NLM

      Prearo G. Desenvolvimento e implementação de processador com arquitetura Harvard em tecnologia CMOS de 0,35µm [Internet]. 2018 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/d7228408-d06f-4212-b642-7dbca934a64e/Prearo_Guilherme_tcc.pdf
    • Vancouver

      Prearo G. Desenvolvimento e implementação de processador com arquitetura Harvard em tecnologia CMOS de 0,35µm [Internet]. 2018 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/d7228408-d06f-4212-b642-7dbca934a64e/Prearo_Guilherme_tcc.pdf
  • Unidade: EESC E ICMC

    Assuntos: AMPLIFICADORES, ARRANJO FÍSICO, CIRCUITOS INTEGRADOS MOS, HEURÍSTICA

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      RUSA, Henrique Alberto. Projeto de um amplificador de baixo ruído (Low-Noise Amplifier) para 2 sinais neuronais. 2016. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2016. Disponível em: https://bdta.abcd.usp.br/directbitstream/5191962d-dffc-455c-bd85-e1702ff55358/Rusa_Henrique_Alberto_tcc.pdf. Acesso em: 18 maio 2024.
    • APA

      Rusa, H. A. (2016). Projeto de um amplificador de baixo ruído (Low-Noise Amplifier) para 2 sinais neuronais (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/5191962d-dffc-455c-bd85-e1702ff55358/Rusa_Henrique_Alberto_tcc.pdf
    • NLM

      Rusa HA. Projeto de um amplificador de baixo ruído (Low-Noise Amplifier) para 2 sinais neuronais [Internet]. 2016 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/5191962d-dffc-455c-bd85-e1702ff55358/Rusa_Henrique_Alberto_tcc.pdf
    • Vancouver

      Rusa HA. Projeto de um amplificador de baixo ruído (Low-Noise Amplifier) para 2 sinais neuronais [Internet]. 2016 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/5191962d-dffc-455c-bd85-e1702ff55358/Rusa_Henrique_Alberto_tcc.pdf
  • Unidade: EESC E ICMC

    Assuntos: ALGORITMOS, AMPLIFICADORES

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      VOLPE NETO, Gilberto. Projeto de amplificadores de baixo ruído usando algoritmos meta-heurísticos. 2014. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2014. Disponível em: https://bdta.abcd.usp.br/directbitstream/50ffd8eb-eea9-4f4d-86cc-224b8477f0a0/Volpe_Neto_Gilberto.pdf. Acesso em: 18 maio 2024.
    • APA

      Volpe Neto, G. (2014). Projeto de amplificadores de baixo ruído usando algoritmos meta-heurísticos (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/50ffd8eb-eea9-4f4d-86cc-224b8477f0a0/Volpe_Neto_Gilberto.pdf
    • NLM

      Volpe Neto G. Projeto de amplificadores de baixo ruído usando algoritmos meta-heurísticos [Internet]. 2014 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/50ffd8eb-eea9-4f4d-86cc-224b8477f0a0/Volpe_Neto_Gilberto.pdf
    • Vancouver

      Volpe Neto G. Projeto de amplificadores de baixo ruído usando algoritmos meta-heurísticos [Internet]. 2014 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/50ffd8eb-eea9-4f4d-86cc-224b8477f0a0/Volpe_Neto_Gilberto.pdf
  • Unidade: EESC E ICMC

    Assuntos: ALGORITMOS GENÉTICOS, CIRCUITOS INTEGRADOS MOS

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      FATTORE, Pedro Henrique Balistiero. Algoritmos metaheurísticos para projeto e otimização de fontes de tensão de referência. 2014. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2014. Disponível em: https://bdta.abcd.usp.br/directbitstream/9447bd48-cb9d-436a-a6b2-a00332868f1e/Fattore_Pedro_Henrique_Balistiero.pdf. Acesso em: 18 maio 2024.
    • APA

      Fattore, P. H. B. (2014). Algoritmos metaheurísticos para projeto e otimização de fontes de tensão de referência (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/9447bd48-cb9d-436a-a6b2-a00332868f1e/Fattore_Pedro_Henrique_Balistiero.pdf
    • NLM

      Fattore PHB. Algoritmos metaheurísticos para projeto e otimização de fontes de tensão de referência [Internet]. 2014 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/9447bd48-cb9d-436a-a6b2-a00332868f1e/Fattore_Pedro_Henrique_Balistiero.pdf
    • Vancouver

      Fattore PHB. Algoritmos metaheurísticos para projeto e otimização de fontes de tensão de referência [Internet]. 2014 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/9447bd48-cb9d-436a-a6b2-a00332868f1e/Fattore_Pedro_Henrique_Balistiero.pdf
  • Unidade: EESC E ICMC

    Assuntos: CIRCUITOS FPGA, CIRCUITOS INTEGRADOS, HARDWARE, REDES NEURAIS

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      ROSSALES, Isabela Rodrigues do Prado. Implementação em Hardware de uma Rede Neural WISARD. 2012. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2012. Disponível em: https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf. Acesso em: 18 maio 2024.
    • APA

      Rossales, I. R. do P. (2012). Implementação em Hardware de uma Rede Neural WISARD (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf
    • NLM

      Rossales IR do P. Implementação em Hardware de uma Rede Neural WISARD [Internet]. 2012 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf
    • Vancouver

      Rossales IR do P. Implementação em Hardware de uma Rede Neural WISARD [Internet]. 2012 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/f9ed4b3d-d15c-4248-8f66-f4da14c3fe2e/Rossales_Isabela_Rodrigues_do_Prado.pdf
  • Unidade: EESC E ICMC

    Assuntos: CIRCUITOS INTEGRADOS MOS, MICROELETRÔNICA

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      ISHIBE, Eder Issao. Projeto de fonte de tensão de referência de baixa tensão e consumo. 2010. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2010. Disponível em: https://bdta.abcd.usp.br/directbitstream/8df54174-bf44-4f86-beea-5becdde48727/Ishibe_Eder_Issao.pdf. Acesso em: 18 maio 2024.
    • APA

      Ishibe, E. I. (2010). Projeto de fonte de tensão de referência de baixa tensão e consumo (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/8df54174-bf44-4f86-beea-5becdde48727/Ishibe_Eder_Issao.pdf
    • NLM

      Ishibe EI. Projeto de fonte de tensão de referência de baixa tensão e consumo [Internet]. 2010 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/8df54174-bf44-4f86-beea-5becdde48727/Ishibe_Eder_Issao.pdf
    • Vancouver

      Ishibe EI. Projeto de fonte de tensão de referência de baixa tensão e consumo [Internet]. 2010 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/8df54174-bf44-4f86-beea-5becdde48727/Ishibe_Eder_Issao.pdf
  • Unidade: EESC E ICMC

    Assuntos: CIRCUITOS DIGITAIS, CIRCUITOS INTEGRADOS MOS

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MARTINS, Gustavo Campos. Desenvolvimento de biblioteca de células para circuitos digitais CMOS de alta velocidade. 2010. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2010. Disponível em: https://bdta.abcd.usp.br/directbitstream/c47240f3-f4b1-43ad-a936-ee740ffd5bb5/Martins_Gustavo_Campos.pdf. Acesso em: 18 maio 2024.
    • APA

      Martins, G. C. (2010). Desenvolvimento de biblioteca de células para circuitos digitais CMOS de alta velocidade (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/c47240f3-f4b1-43ad-a936-ee740ffd5bb5/Martins_Gustavo_Campos.pdf
    • NLM

      Martins GC. Desenvolvimento de biblioteca de células para circuitos digitais CMOS de alta velocidade [Internet]. 2010 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/c47240f3-f4b1-43ad-a936-ee740ffd5bb5/Martins_Gustavo_Campos.pdf
    • Vancouver

      Martins GC. Desenvolvimento de biblioteca de células para circuitos digitais CMOS de alta velocidade [Internet]. 2010 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/c47240f3-f4b1-43ad-a936-ee740ffd5bb5/Martins_Gustavo_Campos.pdf
  • Unidade: EESC E ICMC

    Assuntos: ALGORITMOS GENÉTICOS, CIRCUITOS INTEGRADOS MOS, TRANSISTORES

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      FILGUEIRAS, Ivan Ferrucio Reche da Silva. Otimização de circuitos CMOS por algoritmo genético. 2010. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2010. Disponível em: https://bdta.abcd.usp.br/directbitstream/8a6d67aa-ccd1-4d49-84bc-9a4223a1054b/Filgueiras_Ivan_Ferrucio_R_da_Silva.pdf. Acesso em: 18 maio 2024.
    • APA

      Filgueiras, I. F. R. da S. (2010). Otimização de circuitos CMOS por algoritmo genético (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/8a6d67aa-ccd1-4d49-84bc-9a4223a1054b/Filgueiras_Ivan_Ferrucio_R_da_Silva.pdf
    • NLM

      Filgueiras IFR da S. Otimização de circuitos CMOS por algoritmo genético [Internet]. 2010 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/8a6d67aa-ccd1-4d49-84bc-9a4223a1054b/Filgueiras_Ivan_Ferrucio_R_da_Silva.pdf
    • Vancouver

      Filgueiras IFR da S. Otimização de circuitos CMOS por algoritmo genético [Internet]. 2010 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/8a6d67aa-ccd1-4d49-84bc-9a4223a1054b/Filgueiras_Ivan_Ferrucio_R_da_Silva.pdf
  • Unidade: EESC E ICMC

    Assunto: CIRCUITOS INTEGRADOS MOS

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Eduardo Silvester de Carvalho. Projeto de fontes de referência de baixa tensão em tecnologia CMOS. 2008. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2008. Disponível em: https://bdta.abcd.usp.br/directbitstream/bec36733-adb8-403d-a0f0-d0958ec2ee92/Silva_Eduardo_Silvester_de_Carvalho.pdf. Acesso em: 18 maio 2024.
    • APA

      Silva, E. S. de C. (2008). Projeto de fontes de referência de baixa tensão em tecnologia CMOS (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/bec36733-adb8-403d-a0f0-d0958ec2ee92/Silva_Eduardo_Silvester_de_Carvalho.pdf
    • NLM

      Silva ES de C. Projeto de fontes de referência de baixa tensão em tecnologia CMOS [Internet]. 2008 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/bec36733-adb8-403d-a0f0-d0958ec2ee92/Silva_Eduardo_Silvester_de_Carvalho.pdf
    • Vancouver

      Silva ES de C. Projeto de fontes de referência de baixa tensão em tecnologia CMOS [Internet]. 2008 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/bec36733-adb8-403d-a0f0-d0958ec2ee92/Silva_Eduardo_Silvester_de_Carvalho.pdf
  • Unidade: EESC E ICMC

    Assuntos: AMPLIFICADORES, CIRCUITOS INTEGRADOS MOS, MICROELETRÔNICA

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      TRANQUILLINI, Bruno Cezar. Projeto de amplificador operacional em tecnologia CMOS. 2008. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2008. Disponível em: https://bdta.abcd.usp.br/directbitstream/8f519bac-7777-4af6-b5ca-6952c6052e1f/Tranquillin_Bruno_Cezar.pdf. Acesso em: 18 maio 2024.
    • APA

      Tranquillini, B. C. (2008). Projeto de amplificador operacional em tecnologia CMOS (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/8f519bac-7777-4af6-b5ca-6952c6052e1f/Tranquillin_Bruno_Cezar.pdf
    • NLM

      Tranquillini BC. Projeto de amplificador operacional em tecnologia CMOS [Internet]. 2008 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/8f519bac-7777-4af6-b5ca-6952c6052e1f/Tranquillin_Bruno_Cezar.pdf
    • Vancouver

      Tranquillini BC. Projeto de amplificador operacional em tecnologia CMOS [Internet]. 2008 ;[citado 2024 maio 18 ] Available from: https://bdta.abcd.usp.br/directbitstream/8f519bac-7777-4af6-b5ca-6952c6052e1f/Tranquillin_Bruno_Cezar.pdf

Biblioteca Digital de Trabalhos Acadêmicos da Universidade de São Paulo     2012 - 2024